VHDL-kieli FPGA-suunnittelussa
Ulkoasu
Tämän laboratoriotyömoduulin lähtötiedoiksi riittää teoriamoduulin Digitaalipiirit tiedot. Kunkin sivun alussa olevalla infolaatikolla viitataan vielä tarkemmin sivulla käsiteltyyn asiaan liittyville teoriasivuille.
Kaikki laboratoriotyömoduulissa esitellyt VHDL-koodit voidaan simuloida ja syntetisoida ilmaisella XILINX ISE WebPACK suunnitteluohjelmistolla.
Tämä teksti on tuotu vieraskielisestä lähteestä ja sen käännös on keskeneräinen. Voit auttaa Wikikirjastoa tekemällä käännöksen loppuun. |
Alasivujen sisältöjä tuotetaan/käännetään/täydennetään jatkossa samassa tahdissa vastaavien en-versioiden kanssa.
Lue ensin Digitaalipiirit |
Kombinaatiologiikka
[muokkaa | muokkaa wikitekstiä]- Dekooderi
- Multiplekseri
- Prioriteettienkooderi
- 4-bittinen summain
- 4-bittinen kertolaskupiiri
- 4-bittinen ALU
Sekvenssilogiikka
[muokkaa | muokkaa wikitekstiä]- D-kiikku
- T-kiikku
- JK-kiikku
- 4-bittinen binäärilaskuri
- 4-bittinen BCD-laskuri
- 4-bittinen siirtorekisteri
- 4-bittinen kierretty rengaslaskuri
Tilakoneet
[muokkaa | muokkaa wikitekstiä]- D-kiikuilla toteutettu tilakone-esimerkki
- T-kiikuilla toteutettu tilakone-esimerkki
- JK-kiikuilla toteutettu tilakone-esimerkki
- Tilakaaviolla kuvattu tilakone-esimerkki